reset-uniphier.c 15 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314315316317318319320321322323324325326327328329330331332333334335336337338339340341342343344345346347348349350351352353354355356357358359360361362363364365366367368369370371372373374375376377378379380381382383384385386387388389390391392393394395396397398399400401402403404405406407408409410411412413414415416417418419420421422423424425426427428429430431432433434435436437438439440441442443444445446447448449450451452453454455456457458459460461462463464465466467468469470471472473474475476477478479480481482483484485486487488489490491492493494495496497498499500501502503504505506507508509510511512513514515516517518519520521522523
  1. // SPDX-License-Identifier: GPL-2.0-or-later
  2. /*
  3. * Copyright (C) 2016 Socionext Inc.
  4. * Author: Masahiro Yamada <yamada.masahiro@socionext.com>
  5. */
  6. #include <linux/mfd/syscon.h>
  7. #include <linux/module.h>
  8. #include <linux/of.h>
  9. #include <linux/platform_device.h>
  10. #include <linux/regmap.h>
  11. #include <linux/reset-controller.h>
  12. struct uniphier_reset_data {
  13. unsigned int id;
  14. unsigned int reg;
  15. unsigned int bit;
  16. unsigned int flags;
  17. #define UNIPHIER_RESET_ACTIVE_LOW BIT(0)
  18. };
  19. #define UNIPHIER_RESET_ID_END ((unsigned int)(-1))
  20. #define UNIPHIER_RESET_END \
  21. { .id = UNIPHIER_RESET_ID_END }
  22. #define UNIPHIER_RESET(_id, _reg, _bit) \
  23. { \
  24. .id = (_id), \
  25. .reg = (_reg), \
  26. .bit = (_bit), \
  27. }
  28. #define UNIPHIER_RESETX(_id, _reg, _bit) \
  29. { \
  30. .id = (_id), \
  31. .reg = (_reg), \
  32. .bit = (_bit), \
  33. .flags = UNIPHIER_RESET_ACTIVE_LOW, \
  34. }
  35. /* System reset data */
  36. static const struct uniphier_reset_data uniphier_ld4_sys_reset_data[] = {
  37. UNIPHIER_RESETX(2, 0x2000, 2), /* NAND */
  38. UNIPHIER_RESETX(8, 0x2000, 10), /* STDMAC (Ether, HSC, MIO) */
  39. UNIPHIER_RESET_END,
  40. };
  41. static const struct uniphier_reset_data uniphier_pro4_sys_reset_data[] = {
  42. UNIPHIER_RESETX(2, 0x2000, 2), /* NAND */
  43. UNIPHIER_RESETX(6, 0x2000, 12), /* Ether */
  44. UNIPHIER_RESETX(8, 0x2000, 10), /* STDMAC (HSC, MIO, RLE) */
  45. UNIPHIER_RESETX(12, 0x2000, 6), /* GIO (Ether, SATA, USB3) */
  46. UNIPHIER_RESETX(14, 0x2000, 17), /* USB30 */
  47. UNIPHIER_RESETX(15, 0x2004, 17), /* USB31 */
  48. UNIPHIER_RESETX(28, 0x2000, 18), /* SATA0 */
  49. UNIPHIER_RESETX(29, 0x2004, 18), /* SATA1 */
  50. UNIPHIER_RESETX(30, 0x2000, 19), /* SATA-PHY */
  51. UNIPHIER_RESETX(40, 0x2000, 13), /* AIO */
  52. UNIPHIER_RESET_END,
  53. };
  54. static const struct uniphier_reset_data uniphier_pro5_sys_reset_data[] = {
  55. UNIPHIER_RESETX(2, 0x2000, 2), /* NAND */
  56. UNIPHIER_RESETX(8, 0x2000, 10), /* STDMAC (HSC) */
  57. UNIPHIER_RESETX(12, 0x2000, 6), /* GIO (PCIe, USB3) */
  58. UNIPHIER_RESETX(14, 0x2000, 17), /* USB30 */
  59. UNIPHIER_RESETX(15, 0x2004, 17), /* USB31 */
  60. UNIPHIER_RESETX(24, 0x2008, 2), /* PCIe */
  61. UNIPHIER_RESETX(40, 0x2000, 13), /* AIO */
  62. UNIPHIER_RESET_END,
  63. };
  64. static const struct uniphier_reset_data uniphier_pxs2_sys_reset_data[] = {
  65. UNIPHIER_RESETX(2, 0x2000, 2), /* NAND */
  66. UNIPHIER_RESETX(6, 0x2000, 12), /* Ether */
  67. UNIPHIER_RESETX(8, 0x2000, 10), /* STDMAC (HSC, RLE) */
  68. UNIPHIER_RESETX(14, 0x2000, 17), /* USB30 */
  69. UNIPHIER_RESETX(15, 0x2004, 17), /* USB31 */
  70. UNIPHIER_RESETX(16, 0x2014, 4), /* USB30-PHY0 */
  71. UNIPHIER_RESETX(17, 0x2014, 0), /* USB30-PHY1 */
  72. UNIPHIER_RESETX(18, 0x2014, 2), /* USB30-PHY2 */
  73. UNIPHIER_RESETX(20, 0x2014, 5), /* USB31-PHY0 */
  74. UNIPHIER_RESETX(21, 0x2014, 1), /* USB31-PHY1 */
  75. UNIPHIER_RESETX(28, 0x2014, 12), /* SATA */
  76. UNIPHIER_RESET(30, 0x2014, 8), /* SATA-PHY (active high) */
  77. UNIPHIER_RESETX(40, 0x2000, 13), /* AIO */
  78. UNIPHIER_RESET_END,
  79. };
  80. static const struct uniphier_reset_data uniphier_ld11_sys_reset_data[] = {
  81. UNIPHIER_RESETX(2, 0x200c, 0), /* NAND */
  82. UNIPHIER_RESETX(4, 0x200c, 2), /* eMMC */
  83. UNIPHIER_RESETX(6, 0x200c, 6), /* Ether */
  84. UNIPHIER_RESETX(8, 0x200c, 8), /* STDMAC (HSC, MIO) */
  85. UNIPHIER_RESETX(9, 0x200c, 9), /* HSC */
  86. UNIPHIER_RESETX(40, 0x2008, 0), /* AIO */
  87. UNIPHIER_RESETX(41, 0x2008, 1), /* EVEA */
  88. UNIPHIER_RESETX(42, 0x2010, 2), /* EXIV */
  89. UNIPHIER_RESET_END,
  90. };
  91. static const struct uniphier_reset_data uniphier_ld20_sys_reset_data[] = {
  92. UNIPHIER_RESETX(2, 0x200c, 0), /* NAND */
  93. UNIPHIER_RESETX(4, 0x200c, 2), /* eMMC */
  94. UNIPHIER_RESETX(6, 0x200c, 6), /* Ether */
  95. UNIPHIER_RESETX(8, 0x200c, 8), /* STDMAC (HSC) */
  96. UNIPHIER_RESETX(9, 0x200c, 9), /* HSC */
  97. UNIPHIER_RESETX(14, 0x200c, 5), /* USB30 */
  98. UNIPHIER_RESETX(16, 0x200c, 12), /* USB30-PHY0 */
  99. UNIPHIER_RESETX(17, 0x200c, 13), /* USB30-PHY1 */
  100. UNIPHIER_RESETX(18, 0x200c, 14), /* USB30-PHY2 */
  101. UNIPHIER_RESETX(19, 0x200c, 15), /* USB30-PHY3 */
  102. UNIPHIER_RESETX(24, 0x200c, 4), /* PCIe */
  103. UNIPHIER_RESETX(40, 0x2008, 0), /* AIO */
  104. UNIPHIER_RESETX(41, 0x2008, 1), /* EVEA */
  105. UNIPHIER_RESETX(42, 0x2010, 2), /* EXIV */
  106. UNIPHIER_RESET_END,
  107. };
  108. static const struct uniphier_reset_data uniphier_pxs3_sys_reset_data[] = {
  109. UNIPHIER_RESETX(2, 0x200c, 0), /* NAND */
  110. UNIPHIER_RESETX(4, 0x200c, 2), /* eMMC */
  111. UNIPHIER_RESETX(6, 0x200c, 9), /* Ether0 */
  112. UNIPHIER_RESETX(7, 0x200c, 10), /* Ether1 */
  113. UNIPHIER_RESETX(8, 0x200c, 12), /* STDMAC */
  114. UNIPHIER_RESETX(12, 0x200c, 4), /* USB30 link */
  115. UNIPHIER_RESETX(13, 0x200c, 5), /* USB31 link */
  116. UNIPHIER_RESETX(16, 0x200c, 16), /* USB30-PHY0 */
  117. UNIPHIER_RESETX(17, 0x200c, 18), /* USB30-PHY1 */
  118. UNIPHIER_RESETX(18, 0x200c, 20), /* USB30-PHY2 */
  119. UNIPHIER_RESETX(20, 0x200c, 17), /* USB31-PHY0 */
  120. UNIPHIER_RESETX(21, 0x200c, 19), /* USB31-PHY1 */
  121. UNIPHIER_RESETX(24, 0x200c, 3), /* PCIe */
  122. UNIPHIER_RESETX(28, 0x200c, 7), /* SATA0 */
  123. UNIPHIER_RESETX(29, 0x200c, 8), /* SATA1 */
  124. UNIPHIER_RESETX(30, 0x200c, 21), /* SATA-PHY */
  125. UNIPHIER_RESETX(40, 0x2008, 0), /* AIO */
  126. UNIPHIER_RESETX(42, 0x2010, 2), /* EXIV */
  127. UNIPHIER_RESET_END,
  128. };
  129. static const struct uniphier_reset_data uniphier_nx1_sys_reset_data[] = {
  130. UNIPHIER_RESETX(4, 0x2008, 8), /* eMMC */
  131. UNIPHIER_RESETX(6, 0x200c, 0), /* Ether */
  132. UNIPHIER_RESETX(12, 0x200c, 16), /* USB30 link */
  133. UNIPHIER_RESETX(16, 0x200c, 24), /* USB30-PHY0 */
  134. UNIPHIER_RESETX(17, 0x200c, 25), /* USB30-PHY1 */
  135. UNIPHIER_RESETX(18, 0x200c, 26), /* USB30-PHY2 */
  136. UNIPHIER_RESETX(24, 0x200c, 8), /* PCIe */
  137. UNIPHIER_RESETX(52, 0x2010, 0), /* VOC */
  138. UNIPHIER_RESETX(58, 0x2010, 8), /* HDMI-Tx */
  139. UNIPHIER_RESET_END,
  140. };
  141. /* Media I/O reset data */
  142. #define UNIPHIER_MIO_RESET_SD(id, ch) \
  143. UNIPHIER_RESETX((id), 0x110 + 0x200 * (ch), 0)
  144. #define UNIPHIER_MIO_RESET_SD_BRIDGE(id, ch) \
  145. UNIPHIER_RESETX((id), 0x110 + 0x200 * (ch), 26)
  146. #define UNIPHIER_MIO_RESET_EMMC_HW_RESET(id, ch) \
  147. UNIPHIER_RESETX((id), 0x80 + 0x200 * (ch), 0)
  148. #define UNIPHIER_MIO_RESET_USB2(id, ch) \
  149. UNIPHIER_RESETX((id), 0x114 + 0x200 * (ch), 0)
  150. #define UNIPHIER_MIO_RESET_USB2_BRIDGE(id, ch) \
  151. UNIPHIER_RESETX((id), 0x110 + 0x200 * (ch), 24)
  152. #define UNIPHIER_MIO_RESET_DMAC(id) \
  153. UNIPHIER_RESETX((id), 0x110, 17)
  154. static const struct uniphier_reset_data uniphier_ld4_mio_reset_data[] = {
  155. UNIPHIER_MIO_RESET_SD(0, 0),
  156. UNIPHIER_MIO_RESET_SD(1, 1),
  157. UNIPHIER_MIO_RESET_SD(2, 2),
  158. UNIPHIER_MIO_RESET_SD_BRIDGE(3, 0),
  159. UNIPHIER_MIO_RESET_SD_BRIDGE(4, 1),
  160. UNIPHIER_MIO_RESET_SD_BRIDGE(5, 2),
  161. UNIPHIER_MIO_RESET_EMMC_HW_RESET(6, 1),
  162. UNIPHIER_MIO_RESET_DMAC(7),
  163. UNIPHIER_MIO_RESET_USB2(8, 0),
  164. UNIPHIER_MIO_RESET_USB2(9, 1),
  165. UNIPHIER_MIO_RESET_USB2(10, 2),
  166. UNIPHIER_MIO_RESET_USB2_BRIDGE(12, 0),
  167. UNIPHIER_MIO_RESET_USB2_BRIDGE(13, 1),
  168. UNIPHIER_MIO_RESET_USB2_BRIDGE(14, 2),
  169. UNIPHIER_RESET_END,
  170. };
  171. static const struct uniphier_reset_data uniphier_pro5_sd_reset_data[] = {
  172. UNIPHIER_MIO_RESET_SD(0, 0),
  173. UNIPHIER_MIO_RESET_SD(1, 1),
  174. UNIPHIER_MIO_RESET_EMMC_HW_RESET(6, 1),
  175. UNIPHIER_RESET_END,
  176. };
  177. /* Peripheral reset data */
  178. #define UNIPHIER_PERI_RESET_UART(id, ch) \
  179. UNIPHIER_RESETX((id), 0x114, 19 + (ch))
  180. #define UNIPHIER_PERI_RESET_I2C(id, ch) \
  181. UNIPHIER_RESETX((id), 0x114, 5 + (ch))
  182. #define UNIPHIER_PERI_RESET_FI2C(id, ch) \
  183. UNIPHIER_RESETX((id), 0x114, 24 + (ch))
  184. #define UNIPHIER_PERI_RESET_SCSSI(id, ch) \
  185. UNIPHIER_RESETX((id), 0x110, 17 + (ch))
  186. #define UNIPHIER_PERI_RESET_MCSSI(id) \
  187. UNIPHIER_RESETX((id), 0x114, 14)
  188. static const struct uniphier_reset_data uniphier_ld4_peri_reset_data[] = {
  189. UNIPHIER_PERI_RESET_UART(0, 0),
  190. UNIPHIER_PERI_RESET_UART(1, 1),
  191. UNIPHIER_PERI_RESET_UART(2, 2),
  192. UNIPHIER_PERI_RESET_UART(3, 3),
  193. UNIPHIER_PERI_RESET_I2C(4, 0),
  194. UNIPHIER_PERI_RESET_I2C(5, 1),
  195. UNIPHIER_PERI_RESET_I2C(6, 2),
  196. UNIPHIER_PERI_RESET_I2C(7, 3),
  197. UNIPHIER_PERI_RESET_I2C(8, 4),
  198. UNIPHIER_PERI_RESET_SCSSI(11, 0),
  199. UNIPHIER_RESET_END,
  200. };
  201. static const struct uniphier_reset_data uniphier_pro4_peri_reset_data[] = {
  202. UNIPHIER_PERI_RESET_UART(0, 0),
  203. UNIPHIER_PERI_RESET_UART(1, 1),
  204. UNIPHIER_PERI_RESET_UART(2, 2),
  205. UNIPHIER_PERI_RESET_UART(3, 3),
  206. UNIPHIER_PERI_RESET_FI2C(4, 0),
  207. UNIPHIER_PERI_RESET_FI2C(5, 1),
  208. UNIPHIER_PERI_RESET_FI2C(6, 2),
  209. UNIPHIER_PERI_RESET_FI2C(7, 3),
  210. UNIPHIER_PERI_RESET_FI2C(8, 4),
  211. UNIPHIER_PERI_RESET_FI2C(9, 5),
  212. UNIPHIER_PERI_RESET_FI2C(10, 6),
  213. UNIPHIER_PERI_RESET_SCSSI(11, 0),
  214. UNIPHIER_PERI_RESET_SCSSI(12, 1),
  215. UNIPHIER_PERI_RESET_SCSSI(13, 2),
  216. UNIPHIER_PERI_RESET_SCSSI(14, 3),
  217. UNIPHIER_PERI_RESET_MCSSI(15),
  218. UNIPHIER_RESET_END,
  219. };
  220. /* Analog signal amplifiers reset data */
  221. static const struct uniphier_reset_data uniphier_ld11_adamv_reset_data[] = {
  222. UNIPHIER_RESETX(0, 0x10, 6), /* EVEA */
  223. UNIPHIER_RESET_END,
  224. };
  225. /* core implementaton */
  226. struct uniphier_reset_priv {
  227. struct reset_controller_dev rcdev;
  228. struct device *dev;
  229. struct regmap *regmap;
  230. const struct uniphier_reset_data *data;
  231. };
  232. #define to_uniphier_reset_priv(_rcdev) \
  233. container_of(_rcdev, struct uniphier_reset_priv, rcdev)
  234. static int uniphier_reset_update(struct reset_controller_dev *rcdev,
  235. unsigned long id, int assert)
  236. {
  237. struct uniphier_reset_priv *priv = to_uniphier_reset_priv(rcdev);
  238. const struct uniphier_reset_data *p;
  239. for (p = priv->data; p->id != UNIPHIER_RESET_ID_END; p++) {
  240. unsigned int mask, val;
  241. if (p->id != id)
  242. continue;
  243. mask = BIT(p->bit);
  244. if (assert)
  245. val = mask;
  246. else
  247. val = ~mask;
  248. if (p->flags & UNIPHIER_RESET_ACTIVE_LOW)
  249. val = ~val;
  250. return regmap_write_bits(priv->regmap, p->reg, mask, val);
  251. }
  252. dev_err(priv->dev, "reset_id=%lu was not handled\n", id);
  253. return -EINVAL;
  254. }
  255. static int uniphier_reset_assert(struct reset_controller_dev *rcdev,
  256. unsigned long id)
  257. {
  258. return uniphier_reset_update(rcdev, id, 1);
  259. }
  260. static int uniphier_reset_deassert(struct reset_controller_dev *rcdev,
  261. unsigned long id)
  262. {
  263. return uniphier_reset_update(rcdev, id, 0);
  264. }
  265. static int uniphier_reset_status(struct reset_controller_dev *rcdev,
  266. unsigned long id)
  267. {
  268. struct uniphier_reset_priv *priv = to_uniphier_reset_priv(rcdev);
  269. const struct uniphier_reset_data *p;
  270. for (p = priv->data; p->id != UNIPHIER_RESET_ID_END; p++) {
  271. unsigned int val;
  272. int ret, asserted;
  273. if (p->id != id)
  274. continue;
  275. ret = regmap_read(priv->regmap, p->reg, &val);
  276. if (ret)
  277. return ret;
  278. asserted = !!(val & BIT(p->bit));
  279. if (p->flags & UNIPHIER_RESET_ACTIVE_LOW)
  280. asserted = !asserted;
  281. return asserted;
  282. }
  283. dev_err(priv->dev, "reset_id=%lu was not found\n", id);
  284. return -EINVAL;
  285. }
  286. static const struct reset_control_ops uniphier_reset_ops = {
  287. .assert = uniphier_reset_assert,
  288. .deassert = uniphier_reset_deassert,
  289. .status = uniphier_reset_status,
  290. };
  291. static int uniphier_reset_probe(struct platform_device *pdev)
  292. {
  293. struct device *dev = &pdev->dev;
  294. struct uniphier_reset_priv *priv;
  295. const struct uniphier_reset_data *p, *data;
  296. struct regmap *regmap;
  297. struct device_node *parent;
  298. unsigned int nr_resets = 0;
  299. data = of_device_get_match_data(dev);
  300. if (WARN_ON(!data))
  301. return -EINVAL;
  302. parent = of_get_parent(dev->of_node); /* parent should be syscon node */
  303. regmap = syscon_node_to_regmap(parent);
  304. of_node_put(parent);
  305. if (IS_ERR(regmap)) {
  306. dev_err(dev, "failed to get regmap (error %ld)\n",
  307. PTR_ERR(regmap));
  308. return PTR_ERR(regmap);
  309. }
  310. priv = devm_kzalloc(dev, sizeof(*priv), GFP_KERNEL);
  311. if (!priv)
  312. return -ENOMEM;
  313. for (p = data; p->id != UNIPHIER_RESET_ID_END; p++)
  314. nr_resets = max(nr_resets, p->id + 1);
  315. priv->rcdev.ops = &uniphier_reset_ops;
  316. priv->rcdev.owner = dev->driver->owner;
  317. priv->rcdev.of_node = dev->of_node;
  318. priv->rcdev.nr_resets = nr_resets;
  319. priv->dev = dev;
  320. priv->regmap = regmap;
  321. priv->data = data;
  322. return devm_reset_controller_register(&pdev->dev, &priv->rcdev);
  323. }
  324. static const struct of_device_id uniphier_reset_match[] = {
  325. /* System reset */
  326. {
  327. .compatible = "socionext,uniphier-ld4-reset",
  328. .data = uniphier_ld4_sys_reset_data,
  329. },
  330. {
  331. .compatible = "socionext,uniphier-pro4-reset",
  332. .data = uniphier_pro4_sys_reset_data,
  333. },
  334. {
  335. .compatible = "socionext,uniphier-sld8-reset",
  336. .data = uniphier_ld4_sys_reset_data,
  337. },
  338. {
  339. .compatible = "socionext,uniphier-pro5-reset",
  340. .data = uniphier_pro5_sys_reset_data,
  341. },
  342. {
  343. .compatible = "socionext,uniphier-pxs2-reset",
  344. .data = uniphier_pxs2_sys_reset_data,
  345. },
  346. {
  347. .compatible = "socionext,uniphier-ld11-reset",
  348. .data = uniphier_ld11_sys_reset_data,
  349. },
  350. {
  351. .compatible = "socionext,uniphier-ld20-reset",
  352. .data = uniphier_ld20_sys_reset_data,
  353. },
  354. {
  355. .compatible = "socionext,uniphier-pxs3-reset",
  356. .data = uniphier_pxs3_sys_reset_data,
  357. },
  358. {
  359. .compatible = "socionext,uniphier-nx1-reset",
  360. .data = uniphier_nx1_sys_reset_data,
  361. },
  362. /* Media I/O reset, SD reset */
  363. {
  364. .compatible = "socionext,uniphier-ld4-mio-reset",
  365. .data = uniphier_ld4_mio_reset_data,
  366. },
  367. {
  368. .compatible = "socionext,uniphier-pro4-mio-reset",
  369. .data = uniphier_ld4_mio_reset_data,
  370. },
  371. {
  372. .compatible = "socionext,uniphier-sld8-mio-reset",
  373. .data = uniphier_ld4_mio_reset_data,
  374. },
  375. {
  376. .compatible = "socionext,uniphier-pro5-sd-reset",
  377. .data = uniphier_pro5_sd_reset_data,
  378. },
  379. {
  380. .compatible = "socionext,uniphier-pxs2-sd-reset",
  381. .data = uniphier_pro5_sd_reset_data,
  382. },
  383. {
  384. .compatible = "socionext,uniphier-ld11-mio-reset",
  385. .data = uniphier_ld4_mio_reset_data,
  386. },
  387. {
  388. .compatible = "socionext,uniphier-ld11-sd-reset",
  389. .data = uniphier_pro5_sd_reset_data,
  390. },
  391. {
  392. .compatible = "socionext,uniphier-ld20-sd-reset",
  393. .data = uniphier_pro5_sd_reset_data,
  394. },
  395. {
  396. .compatible = "socionext,uniphier-pxs3-sd-reset",
  397. .data = uniphier_pro5_sd_reset_data,
  398. },
  399. {
  400. .compatible = "socionext,uniphier-nx1-sd-reset",
  401. .data = uniphier_pro5_sd_reset_data,
  402. },
  403. /* Peripheral reset */
  404. {
  405. .compatible = "socionext,uniphier-ld4-peri-reset",
  406. .data = uniphier_ld4_peri_reset_data,
  407. },
  408. {
  409. .compatible = "socionext,uniphier-pro4-peri-reset",
  410. .data = uniphier_pro4_peri_reset_data,
  411. },
  412. {
  413. .compatible = "socionext,uniphier-sld8-peri-reset",
  414. .data = uniphier_ld4_peri_reset_data,
  415. },
  416. {
  417. .compatible = "socionext,uniphier-pro5-peri-reset",
  418. .data = uniphier_pro4_peri_reset_data,
  419. },
  420. {
  421. .compatible = "socionext,uniphier-pxs2-peri-reset",
  422. .data = uniphier_pro4_peri_reset_data,
  423. },
  424. {
  425. .compatible = "socionext,uniphier-ld11-peri-reset",
  426. .data = uniphier_pro4_peri_reset_data,
  427. },
  428. {
  429. .compatible = "socionext,uniphier-ld20-peri-reset",
  430. .data = uniphier_pro4_peri_reset_data,
  431. },
  432. {
  433. .compatible = "socionext,uniphier-pxs3-peri-reset",
  434. .data = uniphier_pro4_peri_reset_data,
  435. },
  436. {
  437. .compatible = "socionext,uniphier-nx1-peri-reset",
  438. .data = uniphier_pro4_peri_reset_data,
  439. },
  440. /* Analog signal amplifiers reset */
  441. {
  442. .compatible = "socionext,uniphier-ld11-adamv-reset",
  443. .data = uniphier_ld11_adamv_reset_data,
  444. },
  445. {
  446. .compatible = "socionext,uniphier-ld20-adamv-reset",
  447. .data = uniphier_ld11_adamv_reset_data,
  448. },
  449. { /* sentinel */ }
  450. };
  451. MODULE_DEVICE_TABLE(of, uniphier_reset_match);
  452. static struct platform_driver uniphier_reset_driver = {
  453. .probe = uniphier_reset_probe,
  454. .driver = {
  455. .name = "uniphier-reset",
  456. .of_match_table = uniphier_reset_match,
  457. },
  458. };
  459. module_platform_driver(uniphier_reset_driver);
  460. MODULE_AUTHOR("Masahiro Yamada <yamada.masahiro@socionext.com>");
  461. MODULE_DESCRIPTION("UniPhier Reset Controller Driver");
  462. MODULE_LICENSE("GPL");