gpio.h 2.2 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114
  1. /* SPDX-License-Identifier: GPL-2.0+ */
  2. /*
  3. * Copyright (C) 2016, STMicroelectronics - All Rights Reserved
  4. * Author(s): Vikas Manocha, <vikas.manocha@st.com> for STMicroelectronics.
  5. */
  6. #ifndef _GPIO_H_
  7. #define _GPIO_H_
  8. enum stm32_gpio_port {
  9. STM32_GPIO_PORT_A = 0,
  10. STM32_GPIO_PORT_B,
  11. STM32_GPIO_PORT_C,
  12. STM32_GPIO_PORT_D,
  13. STM32_GPIO_PORT_E,
  14. STM32_GPIO_PORT_F,
  15. STM32_GPIO_PORT_G,
  16. STM32_GPIO_PORT_H,
  17. STM32_GPIO_PORT_I
  18. };
  19. enum stm32_gpio_pin {
  20. STM32_GPIO_PIN_0 = 0,
  21. STM32_GPIO_PIN_1,
  22. STM32_GPIO_PIN_2,
  23. STM32_GPIO_PIN_3,
  24. STM32_GPIO_PIN_4,
  25. STM32_GPIO_PIN_5,
  26. STM32_GPIO_PIN_6,
  27. STM32_GPIO_PIN_7,
  28. STM32_GPIO_PIN_8,
  29. STM32_GPIO_PIN_9,
  30. STM32_GPIO_PIN_10,
  31. STM32_GPIO_PIN_11,
  32. STM32_GPIO_PIN_12,
  33. STM32_GPIO_PIN_13,
  34. STM32_GPIO_PIN_14,
  35. STM32_GPIO_PIN_15
  36. };
  37. enum stm32_gpio_mode {
  38. STM32_GPIO_MODE_IN = 0,
  39. STM32_GPIO_MODE_OUT,
  40. STM32_GPIO_MODE_AF,
  41. STM32_GPIO_MODE_AN
  42. };
  43. enum stm32_gpio_otype {
  44. STM32_GPIO_OTYPE_PP = 0,
  45. STM32_GPIO_OTYPE_OD
  46. };
  47. enum stm32_gpio_speed {
  48. STM32_GPIO_SPEED_2M = 0,
  49. STM32_GPIO_SPEED_25M,
  50. STM32_GPIO_SPEED_50M,
  51. STM32_GPIO_SPEED_100M
  52. };
  53. enum stm32_gpio_pupd {
  54. STM32_GPIO_PUPD_NO = 0,
  55. STM32_GPIO_PUPD_UP,
  56. STM32_GPIO_PUPD_DOWN
  57. };
  58. enum stm32_gpio_af {
  59. STM32_GPIO_AF0 = 0,
  60. STM32_GPIO_AF1,
  61. STM32_GPIO_AF2,
  62. STM32_GPIO_AF3,
  63. STM32_GPIO_AF4,
  64. STM32_GPIO_AF5,
  65. STM32_GPIO_AF6,
  66. STM32_GPIO_AF7,
  67. STM32_GPIO_AF8,
  68. STM32_GPIO_AF9,
  69. STM32_GPIO_AF10,
  70. STM32_GPIO_AF11,
  71. STM32_GPIO_AF12,
  72. STM32_GPIO_AF13,
  73. STM32_GPIO_AF14,
  74. STM32_GPIO_AF15
  75. };
  76. struct stm32_gpio_dsc {
  77. enum stm32_gpio_port port;
  78. enum stm32_gpio_pin pin;
  79. };
  80. struct stm32_gpio_ctl {
  81. enum stm32_gpio_mode mode;
  82. enum stm32_gpio_otype otype;
  83. enum stm32_gpio_speed speed;
  84. enum stm32_gpio_pupd pupd;
  85. enum stm32_gpio_af af;
  86. };
  87. struct stm32_gpio_regs {
  88. u32 moder; /* GPIO port mode */
  89. u32 otyper; /* GPIO port output type */
  90. u32 ospeedr; /* GPIO port output speed */
  91. u32 pupdr; /* GPIO port pull-up/pull-down */
  92. u32 idr; /* GPIO port input data */
  93. u32 odr; /* GPIO port output data */
  94. u32 bsrr; /* GPIO port bit set/reset */
  95. u32 lckr; /* GPIO port configuration lock */
  96. u32 afr[2]; /* GPIO alternate function */
  97. };
  98. struct stm32_gpio_priv {
  99. struct stm32_gpio_regs *regs;
  100. };
  101. #endif /* _GPIO_H_ */