pll-pxs3.c 2.3 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263
  1. // SPDX-License-Identifier: GPL-2.0+
  2. /*
  3. * Copyright (C) 2017 Socionext Inc.
  4. */
  5. #include <linux/delay.h>
  6. #include "../init.h"
  7. #include "../sc64-regs.h"
  8. #include "pll.h"
  9. /* PLL type: SSC */
  10. #define SC_CPLLCTRL (SC_BASE_ADDR | 0x1400) /* CPU/ARM */
  11. #define SC_SPLLCTRL (SC_BASE_ADDR | 0x1410) /* misc */
  12. #define SC_SPLL2CTRL (SC_BASE_ADDR | 0x1420) /* DSP */
  13. #define SC_VPPLLCTRL (SC_BASE_ADDR | 0x1430) /* VPE */
  14. #define SC_VGPLLCTRL (SC_BASE_ADDR | 0x1440)
  15. #define SC_DECPLLCTRL (SC_BASE_ADDR | 0x1450)
  16. #define SC_ENCPLLCTRL (SC_BASE_ADDR | 0x1460)
  17. #define SC_PXFPLLCTRL (SC_BASE_ADDR | 0x1470)
  18. #define SC_DPLL0CTRL (SC_BASE_ADDR | 0x1480) /* DDR memory 0 */
  19. #define SC_DPLL1CTRL (SC_BASE_ADDR | 0x1490) /* DDR memory 1 */
  20. #define SC_DPLL2CTRL (SC_BASE_ADDR | 0x14a0) /* DDR memory 2 */
  21. #define SC_VSPLLCTRL (SC_BASE_ADDR | 0x14c0)
  22. /* PLL type: VPLL27 */
  23. #define SC_VPLL27FCTRL (SC_BASE_ADDR | 0x1500)
  24. #define SC_VPLL27ACTRL (SC_BASE_ADDR | 0x1520)
  25. /* PLL type: DSPLL */
  26. #define SC_VPLL8KCTRL (SC_BASE_ADDR | 0x1540)
  27. void uniphier_pxs3_pll_init(void)
  28. {
  29. uniphier_ld20_sscpll_init(SC_CPLLCTRL, UNIPHIER_PLL_FREQ_DEFAULT, 0, 4);
  30. /* do nothing for SPLL */
  31. uniphier_ld20_sscpll_init(SC_SPLL2CTRL, UNIPHIER_PLL_FREQ_DEFAULT, 0, 4);
  32. uniphier_ld20_sscpll_init(SC_VPPLLCTRL, UNIPHIER_PLL_FREQ_DEFAULT, 0, 2);
  33. uniphier_ld20_sscpll_init(SC_VGPLLCTRL, UNIPHIER_PLL_FREQ_DEFAULT, 0, 2);
  34. uniphier_ld20_sscpll_init(SC_DECPLLCTRL, UNIPHIER_PLL_FREQ_DEFAULT, 0, 2);
  35. uniphier_ld20_sscpll_init(SC_ENCPLLCTRL, UNIPHIER_PLL_FREQ_DEFAULT, 0, 4);
  36. uniphier_ld20_sscpll_init(SC_PXFPLLCTRL, UNIPHIER_PLL_FREQ_DEFAULT, 0, 2);
  37. uniphier_ld20_sscpll_init(SC_VSPLLCTRL, UNIPHIER_PLL_FREQ_DEFAULT, 0, 2);
  38. mdelay(1);
  39. uniphier_ld20_sscpll_ssc_en(SC_CPLLCTRL);
  40. uniphier_ld20_sscpll_ssc_en(SC_SPLL2CTRL);
  41. uniphier_ld20_sscpll_ssc_en(SC_VPPLLCTRL);
  42. uniphier_ld20_sscpll_ssc_en(SC_VGPLLCTRL);
  43. uniphier_ld20_sscpll_ssc_en(SC_DECPLLCTRL);
  44. uniphier_ld20_sscpll_ssc_en(SC_ENCPLLCTRL);
  45. uniphier_ld20_sscpll_ssc_en(SC_PXFPLLCTRL);
  46. uniphier_ld20_sscpll_ssc_en(SC_DPLL0CTRL);
  47. uniphier_ld20_sscpll_ssc_en(SC_DPLL1CTRL);
  48. uniphier_ld20_sscpll_ssc_en(SC_DPLL2CTRL);
  49. uniphier_ld20_sscpll_ssc_en(SC_VSPLLCTRL);
  50. uniphier_ld20_vpll27_init(SC_VPLL27FCTRL);
  51. uniphier_ld20_vpll27_init(SC_VPLL27ACTRL);
  52. uniphier_ld20_dspll_init(SC_VPLL8KCTRL);
  53. }