pcie-cadence.h 11 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314315316317318319320321322
  1. // SPDX-License-Identifier: GPL-2.0
  2. // Copyright (c) 2017 Cadence
  3. // Cadence PCIe controller driver.
  4. // Author: Cyrille Pitchen <cyrille.pitchen@free-electrons.com>
  5. #ifndef _PCIE_CADENCE_H
  6. #define _PCIE_CADENCE_H
  7. #include <linux/kernel.h>
  8. #include <linux/pci.h>
  9. #include <linux/phy/phy.h>
  10. /*
  11. * Local Management Registers
  12. */
  13. #define CDNS_PCIE_LM_BASE 0x00100000
  14. /* Vendor ID Register */
  15. #define CDNS_PCIE_LM_ID (CDNS_PCIE_LM_BASE + 0x0044)
  16. #define CDNS_PCIE_LM_ID_VENDOR_MASK GENMASK(15, 0)
  17. #define CDNS_PCIE_LM_ID_VENDOR_SHIFT 0
  18. #define CDNS_PCIE_LM_ID_VENDOR(vid) \
  19. (((vid) << CDNS_PCIE_LM_ID_VENDOR_SHIFT) & CDNS_PCIE_LM_ID_VENDOR_MASK)
  20. #define CDNS_PCIE_LM_ID_SUBSYS_MASK GENMASK(31, 16)
  21. #define CDNS_PCIE_LM_ID_SUBSYS_SHIFT 16
  22. #define CDNS_PCIE_LM_ID_SUBSYS(sub) \
  23. (((sub) << CDNS_PCIE_LM_ID_SUBSYS_SHIFT) & CDNS_PCIE_LM_ID_SUBSYS_MASK)
  24. /* Root Port Requestor ID Register */
  25. #define CDNS_PCIE_LM_RP_RID (CDNS_PCIE_LM_BASE + 0x0228)
  26. #define CDNS_PCIE_LM_RP_RID_MASK GENMASK(15, 0)
  27. #define CDNS_PCIE_LM_RP_RID_SHIFT 0
  28. #define CDNS_PCIE_LM_RP_RID_(rid) \
  29. (((rid) << CDNS_PCIE_LM_RP_RID_SHIFT) & CDNS_PCIE_LM_RP_RID_MASK)
  30. /* Endpoint Bus and Device Number Register */
  31. #define CDNS_PCIE_LM_EP_ID (CDNS_PCIE_LM_BASE + 0x022c)
  32. #define CDNS_PCIE_LM_EP_ID_DEV_MASK GENMASK(4, 0)
  33. #define CDNS_PCIE_LM_EP_ID_DEV_SHIFT 0
  34. #define CDNS_PCIE_LM_EP_ID_BUS_MASK GENMASK(15, 8)
  35. #define CDNS_PCIE_LM_EP_ID_BUS_SHIFT 8
  36. /* Endpoint Function f BAR b Configuration Registers */
  37. #define CDNS_PCIE_LM_EP_FUNC_BAR_CFG0(fn) \
  38. (CDNS_PCIE_LM_BASE + 0x0240 + (fn) * 0x0008)
  39. #define CDNS_PCIE_LM_EP_FUNC_BAR_CFG1(fn) \
  40. (CDNS_PCIE_LM_BASE + 0x0244 + (fn) * 0x0008)
  41. #define CDNS_PCIE_LM_EP_FUNC_BAR_CFG_BAR_APERTURE_MASK(b) \
  42. (GENMASK(4, 0) << ((b) * 8))
  43. #define CDNS_PCIE_LM_EP_FUNC_BAR_CFG_BAR_APERTURE(b, a) \
  44. (((a) << ((b) * 8)) & CDNS_PCIE_LM_EP_FUNC_BAR_CFG_BAR_APERTURE_MASK(b))
  45. #define CDNS_PCIE_LM_EP_FUNC_BAR_CFG_BAR_CTRL_MASK(b) \
  46. (GENMASK(7, 5) << ((b) * 8))
  47. #define CDNS_PCIE_LM_EP_FUNC_BAR_CFG_BAR_CTRL(b, c) \
  48. (((c) << ((b) * 8 + 5)) & CDNS_PCIE_LM_EP_FUNC_BAR_CFG_BAR_CTRL_MASK(b))
  49. /* Endpoint Function Configuration Register */
  50. #define CDNS_PCIE_LM_EP_FUNC_CFG (CDNS_PCIE_LM_BASE + 0x02c0)
  51. /* Root Complex BAR Configuration Register */
  52. #define CDNS_PCIE_LM_RC_BAR_CFG (CDNS_PCIE_LM_BASE + 0x0300)
  53. #define CDNS_PCIE_LM_RC_BAR_CFG_BAR0_APERTURE_MASK GENMASK(5, 0)
  54. #define CDNS_PCIE_LM_RC_BAR_CFG_BAR0_APERTURE(a) \
  55. (((a) << 0) & CDNS_PCIE_LM_RC_BAR_CFG_BAR0_APERTURE_MASK)
  56. #define CDNS_PCIE_LM_RC_BAR_CFG_BAR0_CTRL_MASK GENMASK(8, 6)
  57. #define CDNS_PCIE_LM_RC_BAR_CFG_BAR0_CTRL(c) \
  58. (((c) << 6) & CDNS_PCIE_LM_RC_BAR_CFG_BAR0_CTRL_MASK)
  59. #define CDNS_PCIE_LM_RC_BAR_CFG_BAR1_APERTURE_MASK GENMASK(13, 9)
  60. #define CDNS_PCIE_LM_RC_BAR_CFG_BAR1_APERTURE(a) \
  61. (((a) << 9) & CDNS_PCIE_LM_RC_BAR_CFG_BAR1_APERTURE_MASK)
  62. #define CDNS_PCIE_LM_RC_BAR_CFG_BAR1_CTRL_MASK GENMASK(16, 14)
  63. #define CDNS_PCIE_LM_RC_BAR_CFG_BAR1_CTRL(c) \
  64. (((c) << 14) & CDNS_PCIE_LM_RC_BAR_CFG_BAR1_CTRL_MASK)
  65. #define CDNS_PCIE_LM_RC_BAR_CFG_PREFETCH_MEM_ENABLE BIT(17)
  66. #define CDNS_PCIE_LM_RC_BAR_CFG_PREFETCH_MEM_32BITS 0
  67. #define CDNS_PCIE_LM_RC_BAR_CFG_PREFETCH_MEM_64BITS BIT(18)
  68. #define CDNS_PCIE_LM_RC_BAR_CFG_IO_ENABLE BIT(19)
  69. #define CDNS_PCIE_LM_RC_BAR_CFG_IO_16BITS 0
  70. #define CDNS_PCIE_LM_RC_BAR_CFG_IO_32BITS BIT(20)
  71. #define CDNS_PCIE_LM_RC_BAR_CFG_CHECK_ENABLE BIT(31)
  72. /* BAR control values applicable to both Endpoint Function and Root Complex */
  73. #define CDNS_PCIE_LM_BAR_CFG_CTRL_DISABLED 0x0
  74. #define CDNS_PCIE_LM_BAR_CFG_CTRL_IO_32BITS 0x1
  75. #define CDNS_PCIE_LM_BAR_CFG_CTRL_MEM_32BITS 0x4
  76. #define CDNS_PCIE_LM_BAR_CFG_CTRL_PREFETCH_MEM_32BITS 0x5
  77. #define CDNS_PCIE_LM_BAR_CFG_CTRL_MEM_64BITS 0x6
  78. #define CDNS_PCIE_LM_BAR_CFG_CTRL_PREFETCH_MEM_64BITS 0x7
  79. /*
  80. * Endpoint Function Registers (PCI configuration space for endpoint functions)
  81. */
  82. #define CDNS_PCIE_EP_FUNC_BASE(fn) (((fn) << 12) & GENMASK(19, 12))
  83. #define CDNS_PCIE_EP_FUNC_MSI_CAP_OFFSET 0x90
  84. /*
  85. * Root Port Registers (PCI configuration space for the root port function)
  86. */
  87. #define CDNS_PCIE_RP_BASE 0x00200000
  88. /*
  89. * Address Translation Registers
  90. */
  91. #define CDNS_PCIE_AT_BASE 0x00400000
  92. /* Region r Outbound AXI to PCIe Address Translation Register 0 */
  93. #define CDNS_PCIE_AT_OB_REGION_PCI_ADDR0(r) \
  94. (CDNS_PCIE_AT_BASE + 0x0000 + ((r) & 0x1f) * 0x0020)
  95. #define CDNS_PCIE_AT_OB_REGION_PCI_ADDR0_NBITS_MASK GENMASK(5, 0)
  96. #define CDNS_PCIE_AT_OB_REGION_PCI_ADDR0_NBITS(nbits) \
  97. (((nbits) - 1) & CDNS_PCIE_AT_OB_REGION_PCI_ADDR0_NBITS_MASK)
  98. #define CDNS_PCIE_AT_OB_REGION_PCI_ADDR0_DEVFN_MASK GENMASK(19, 12)
  99. #define CDNS_PCIE_AT_OB_REGION_PCI_ADDR0_DEVFN(devfn) \
  100. (((devfn) << 12) & CDNS_PCIE_AT_OB_REGION_PCI_ADDR0_DEVFN_MASK)
  101. #define CDNS_PCIE_AT_OB_REGION_PCI_ADDR0_BUS_MASK GENMASK(27, 20)
  102. #define CDNS_PCIE_AT_OB_REGION_PCI_ADDR0_BUS(bus) \
  103. (((bus) << 20) & CDNS_PCIE_AT_OB_REGION_PCI_ADDR0_BUS_MASK)
  104. /* Region r Outbound AXI to PCIe Address Translation Register 1 */
  105. #define CDNS_PCIE_AT_OB_REGION_PCI_ADDR1(r) \
  106. (CDNS_PCIE_AT_BASE + 0x0004 + ((r) & 0x1f) * 0x0020)
  107. /* Region r Outbound PCIe Descriptor Register 0 */
  108. #define CDNS_PCIE_AT_OB_REGION_DESC0(r) \
  109. (CDNS_PCIE_AT_BASE + 0x0008 + ((r) & 0x1f) * 0x0020)
  110. #define CDNS_PCIE_AT_OB_REGION_DESC0_TYPE_MASK GENMASK(3, 0)
  111. #define CDNS_PCIE_AT_OB_REGION_DESC0_TYPE_MEM 0x2
  112. #define CDNS_PCIE_AT_OB_REGION_DESC0_TYPE_IO 0x6
  113. #define CDNS_PCIE_AT_OB_REGION_DESC0_TYPE_CONF_TYPE0 0xa
  114. #define CDNS_PCIE_AT_OB_REGION_DESC0_TYPE_CONF_TYPE1 0xb
  115. #define CDNS_PCIE_AT_OB_REGION_DESC0_TYPE_NORMAL_MSG 0xc
  116. #define CDNS_PCIE_AT_OB_REGION_DESC0_TYPE_VENDOR_MSG 0xd
  117. /* Bit 23 MUST be set in RC mode. */
  118. #define CDNS_PCIE_AT_OB_REGION_DESC0_HARDCODED_RID BIT(23)
  119. #define CDNS_PCIE_AT_OB_REGION_DESC0_DEVFN_MASK GENMASK(31, 24)
  120. #define CDNS_PCIE_AT_OB_REGION_DESC0_DEVFN(devfn) \
  121. (((devfn) << 24) & CDNS_PCIE_AT_OB_REGION_DESC0_DEVFN_MASK)
  122. /* Region r Outbound PCIe Descriptor Register 1 */
  123. #define CDNS_PCIE_AT_OB_REGION_DESC1(r) \
  124. (CDNS_PCIE_AT_BASE + 0x000c + ((r) & 0x1f) * 0x0020)
  125. #define CDNS_PCIE_AT_OB_REGION_DESC1_BUS_MASK GENMASK(7, 0)
  126. #define CDNS_PCIE_AT_OB_REGION_DESC1_BUS(bus) \
  127. ((bus) & CDNS_PCIE_AT_OB_REGION_DESC1_BUS_MASK)
  128. /* Region r AXI Region Base Address Register 0 */
  129. #define CDNS_PCIE_AT_OB_REGION_CPU_ADDR0(r) \
  130. (CDNS_PCIE_AT_BASE + 0x0018 + ((r) & 0x1f) * 0x0020)
  131. #define CDNS_PCIE_AT_OB_REGION_CPU_ADDR0_NBITS_MASK GENMASK(5, 0)
  132. #define CDNS_PCIE_AT_OB_REGION_CPU_ADDR0_NBITS(nbits) \
  133. (((nbits) - 1) & CDNS_PCIE_AT_OB_REGION_CPU_ADDR0_NBITS_MASK)
  134. /* Region r AXI Region Base Address Register 1 */
  135. #define CDNS_PCIE_AT_OB_REGION_CPU_ADDR1(r) \
  136. (CDNS_PCIE_AT_BASE + 0x001c + ((r) & 0x1f) * 0x0020)
  137. /* Root Port BAR Inbound PCIe to AXI Address Translation Register */
  138. #define CDNS_PCIE_AT_IB_RP_BAR_ADDR0(bar) \
  139. (CDNS_PCIE_AT_BASE + 0x0800 + (bar) * 0x0008)
  140. #define CDNS_PCIE_AT_IB_RP_BAR_ADDR0_NBITS_MASK GENMASK(5, 0)
  141. #define CDNS_PCIE_AT_IB_RP_BAR_ADDR0_NBITS(nbits) \
  142. (((nbits) - 1) & CDNS_PCIE_AT_IB_RP_BAR_ADDR0_NBITS_MASK)
  143. #define CDNS_PCIE_AT_IB_RP_BAR_ADDR1(bar) \
  144. (CDNS_PCIE_AT_BASE + 0x0804 + (bar) * 0x0008)
  145. /* AXI link down register */
  146. #define CDNS_PCIE_AT_LINKDOWN (CDNS_PCIE_AT_BASE + 0x0824)
  147. enum cdns_pcie_rp_bar {
  148. RP_BAR0,
  149. RP_BAR1,
  150. RP_NO_BAR
  151. };
  152. /* Endpoint Function BAR Inbound PCIe to AXI Address Translation Register */
  153. #define CDNS_PCIE_AT_IB_EP_FUNC_BAR_ADDR0(fn, bar) \
  154. (CDNS_PCIE_AT_BASE + 0x0840 + (fn) * 0x0040 + (bar) * 0x0008)
  155. #define CDNS_PCIE_AT_IB_EP_FUNC_BAR_ADDR1(fn, bar) \
  156. (CDNS_PCIE_AT_BASE + 0x0844 + (fn) * 0x0040 + (bar) * 0x0008)
  157. /* Normal/Vendor specific message access: offset inside some outbound region */
  158. #define CDNS_PCIE_NORMAL_MSG_ROUTING_MASK GENMASK(7, 5)
  159. #define CDNS_PCIE_NORMAL_MSG_ROUTING(route) \
  160. (((route) << 5) & CDNS_PCIE_NORMAL_MSG_ROUTING_MASK)
  161. #define CDNS_PCIE_NORMAL_MSG_CODE_MASK GENMASK(15, 8)
  162. #define CDNS_PCIE_NORMAL_MSG_CODE(code) \
  163. (((code) << 8) & CDNS_PCIE_NORMAL_MSG_CODE_MASK)
  164. #define CDNS_PCIE_MSG_NO_DATA BIT(16)
  165. enum cdns_pcie_msg_code {
  166. MSG_CODE_ASSERT_INTA = 0x20,
  167. MSG_CODE_ASSERT_INTB = 0x21,
  168. MSG_CODE_ASSERT_INTC = 0x22,
  169. MSG_CODE_ASSERT_INTD = 0x23,
  170. MSG_CODE_DEASSERT_INTA = 0x24,
  171. MSG_CODE_DEASSERT_INTB = 0x25,
  172. MSG_CODE_DEASSERT_INTC = 0x26,
  173. MSG_CODE_DEASSERT_INTD = 0x27,
  174. };
  175. enum cdns_pcie_msg_routing {
  176. /* Route to Root Complex */
  177. MSG_ROUTING_TO_RC,
  178. /* Use Address Routing */
  179. MSG_ROUTING_BY_ADDR,
  180. /* Use ID Routing */
  181. MSG_ROUTING_BY_ID,
  182. /* Route as Broadcast Message from Root Complex */
  183. MSG_ROUTING_BCAST,
  184. /* Local message; terminate at receiver (INTx messages) */
  185. MSG_ROUTING_LOCAL,
  186. /* Gather & route to Root Complex (PME_TO_Ack message) */
  187. MSG_ROUTING_GATHER,
  188. };
  189. /**
  190. * struct cdns_pcie - private data for Cadence PCIe controller drivers
  191. * @reg_base: IO mapped register base
  192. * @mem_res: start/end offsets in the physical system memory to map PCI accesses
  193. * @is_rc: tell whether the PCIe controller mode is Root Complex or Endpoint.
  194. * @bus: In Root Complex mode, the bus number
  195. */
  196. struct cdns_pcie {
  197. void __iomem *reg_base;
  198. struct resource *mem_res;
  199. bool is_rc;
  200. u8 bus;
  201. int phy_count;
  202. struct phy **phy;
  203. struct device_link **link;
  204. };
  205. /* Register access */
  206. static inline void cdns_pcie_writeb(struct cdns_pcie *pcie, u32 reg, u8 value)
  207. {
  208. writeb(value, pcie->reg_base + reg);
  209. }
  210. static inline void cdns_pcie_writew(struct cdns_pcie *pcie, u32 reg, u16 value)
  211. {
  212. writew(value, pcie->reg_base + reg);
  213. }
  214. static inline void cdns_pcie_writel(struct cdns_pcie *pcie, u32 reg, u32 value)
  215. {
  216. writel(value, pcie->reg_base + reg);
  217. }
  218. static inline u32 cdns_pcie_readl(struct cdns_pcie *pcie, u32 reg)
  219. {
  220. return readl(pcie->reg_base + reg);
  221. }
  222. /* Root Port register access */
  223. static inline void cdns_pcie_rp_writeb(struct cdns_pcie *pcie,
  224. u32 reg, u8 value)
  225. {
  226. writeb(value, pcie->reg_base + CDNS_PCIE_RP_BASE + reg);
  227. }
  228. static inline void cdns_pcie_rp_writew(struct cdns_pcie *pcie,
  229. u32 reg, u16 value)
  230. {
  231. writew(value, pcie->reg_base + CDNS_PCIE_RP_BASE + reg);
  232. }
  233. /* Endpoint Function register access */
  234. static inline void cdns_pcie_ep_fn_writeb(struct cdns_pcie *pcie, u8 fn,
  235. u32 reg, u8 value)
  236. {
  237. writeb(value, pcie->reg_base + CDNS_PCIE_EP_FUNC_BASE(fn) + reg);
  238. }
  239. static inline void cdns_pcie_ep_fn_writew(struct cdns_pcie *pcie, u8 fn,
  240. u32 reg, u16 value)
  241. {
  242. writew(value, pcie->reg_base + CDNS_PCIE_EP_FUNC_BASE(fn) + reg);
  243. }
  244. static inline void cdns_pcie_ep_fn_writel(struct cdns_pcie *pcie, u8 fn,
  245. u32 reg, u32 value)
  246. {
  247. writel(value, pcie->reg_base + CDNS_PCIE_EP_FUNC_BASE(fn) + reg);
  248. }
  249. static inline u8 cdns_pcie_ep_fn_readb(struct cdns_pcie *pcie, u8 fn, u32 reg)
  250. {
  251. return readb(pcie->reg_base + CDNS_PCIE_EP_FUNC_BASE(fn) + reg);
  252. }
  253. static inline u16 cdns_pcie_ep_fn_readw(struct cdns_pcie *pcie, u8 fn, u32 reg)
  254. {
  255. return readw(pcie->reg_base + CDNS_PCIE_EP_FUNC_BASE(fn) + reg);
  256. }
  257. static inline u32 cdns_pcie_ep_fn_readl(struct cdns_pcie *pcie, u8 fn, u32 reg)
  258. {
  259. return readl(pcie->reg_base + CDNS_PCIE_EP_FUNC_BASE(fn) + reg);
  260. }
  261. void cdns_pcie_set_outbound_region(struct cdns_pcie *pcie, u8 fn,
  262. u32 r, bool is_io,
  263. u64 cpu_addr, u64 pci_addr, size_t size);
  264. void cdns_pcie_set_outbound_region_for_normal_msg(struct cdns_pcie *pcie, u8 fn,
  265. u32 r, u64 cpu_addr);
  266. void cdns_pcie_reset_outbound_region(struct cdns_pcie *pcie, u32 r);
  267. void cdns_pcie_disable_phy(struct cdns_pcie *pcie);
  268. int cdns_pcie_enable_phy(struct cdns_pcie *pcie);
  269. int cdns_pcie_init_phy(struct device *dev, struct cdns_pcie *pcie);
  270. extern const struct dev_pm_ops cdns_pcie_pm_ops;
  271. #endif /* _PCIE_CADENCE_H */